Je hebt een klacht over de onderstaande posting:
Zo te zien wordt de microcode tijdens het bootstrap proces al vroeg in de processor geladen: 1. Initializes memory. 2. Loads the microcode update into the processor. 3. Initializes the MTRRs. 4. Enables the caches. etc etc. bron: https://www.intel.com/content/dam/www/public/us/en/documents/manuals/64-ia-32-architectures-software-developer-vol-3a-part-1-manual.pdf Zie ook hoofdstuk 9.11. De microcode zelf heeft geen vast gedefinieerde plek van waaruit hij moet worden geladen. Ik krijg de indruk dat de de microcode wordt onthouden, dus dat de microcode maar eenmaal hoeft te worden geschreven naar de processor, hoewel ik dat niet direct heel eenduidig uit de tekst kan halen, dus met een slag om de arm. Intel-processors kunnen dus blijkbaar microcode in de processor laden waarmee het gedrag van de processor tot op bepaalde hoogte kan worden bijgestuurd.
Beschrijf je klacht (Optioneel):